Главная / Цму / Вопросы к экзамену по курсу «цимпу стк»

Вопросы к экзамену по курсу «цимпу стк»

1. Системы с жесткой программной логикой. Их основные различия. Комбинационная и последовательная логика.

2. Поколение ЭВМ и их основные характеристики. Развитие микропроцессоров.

3. Основные характеристики микропроцессоров.

4. Классификация микропроцессоров.

5. Основные области применения микропроцессоров. Возможности применения МП в измерительной технике.

6. Представление чисел в микропроцессорных системах. Числа с плавающей запятой. Диапазоны чисел.

7. Основные логические операции: отрицание, сложение, умножение, исключающее ИЛИ.

8. Типовая структура микропроцессора.

9. Типовая структура микропроцессорной системы. 2 основных типа архитектуры процессоров и систем на их основе.

10. Структура микропроцессора i8080A (КР580ВМ80А, КР580ИК80А). Формат регистра флагов и сигналы шины управления.

11. Типы машинных циклов микропроцессора i8080A (КР580ВМ80А, КР580ИК80А). Формат байта состояния процессора i8080A.

12. Структура микроконтроллера i8051(КМ1816ВЕ51). Формат регистра состояния. Альтернативные функции порта 3.

13. Основные регистры микроконтроллера КМ1816ВЕ51 и их адреса. Характеристика портов ввода – вывода.

14. Управление таймерами – счетчиками КМ1816ВЕ51. Форматы регистров режима и управления/состояния.

15. Система прерываний КМ1816ВЕ51. Формат регистров масок прерываний и приоритетов прерываний.

16. Последовательный интерфейс микроконтроллера КМ1816ВЕ51. Регистры, режимы работы, формат регистров управления.

17. Регистр управления мощностью микроконтроллера КМ1816ВЕ51, режим пониженного энергопотребления.

18. Цикл команды (машинный цикл) микропроцессора. Конвейерный принцип выполнения команд.

19. Байт состояния и типы машинных циклов микропроцессора КР580ВМ80А.

20. Ассемблер. Операторы и директивы. Основные директивы. Виды ассемблеров. Основные правила записи операторов языка Ассемблера.

21. Система команд типового микропроцессора: основные типы команд, типы адресации, режимы (способы) адресации.

22. Типовой состав команд обработки данных (арифметические и логические операции). Структура слов команд.

23. Типовой состав команд ветвления программ и управления. Структура слов команд.

24. Типовой состав команд передачи данных. Структура слов команд.

25. Классификация запоминающих устройств.

26. Основные характеристики запоминающих устройств.

27. Буферная память FIFO: структура и работа

28. Стековая память LIFO: структура работы

29. Адресное пространство. Дешифраторы адреса

30. Применение стандартных дешифраторов для дешифрации адреса

31. Использование ПЗУ для дешифрации адреса

32. Организация интерфейса микропроцессорных систем. Типы интерфейса. Интерфейс с разделенными шинами. Программная модель внешнего устройства.

33. Организация интерфейса микропроцессорных систем. Типы интерфейса. Интерфейс с общей шиной. Программная модель внешнего устройства.

34. Основные типы обмена данными (ввода – вывода) в микропроцессорных системах. Типы контроллеров обмена.

35. Параллельный обмен данными. Метод рукопожатия.

36. Последовательный обмен данными. Синхронный режим. Формат посылок

37. Последовательный обмен данными. Асинхронный режим. Формат посылок

38. Организация прерываний в микропроцессорных системах. Обмен по прерываниям с программным опросом (полинг).

39. Организация прерываний в микропроцессорных системах. Векторные прерывания. Типы арбитража. Маскирование прерываний.

40. Обмен данных в режиме прямого доступа к памяти (ПДП). Основные режимы ПДП, порядок обмена

41. Унифицированные интерфейсные БИС. Примеры и номенклатура интерфейсных БИС комплекта КР580 (i82XX)

42. Программируемый периферийный адаптер параллельного интерфейса КР580ВВ55А (i8255А). Режимы работы, распределение каналов, формат регистра управляющего слова, подключение к системной магистрали

43. Программируемый периферийный адаптер последовательного интерфейса КР580ВВ51 (i8251). Сигналы, режимы работы, форматы управляющих слов, схема подключения к системной магистрали

44. Уровни представления микропроцессорной системы

45. Этапы проектирования микропроцессорной системы

46. Этапы разработки программного обеспечения микропроцессорной системы

47. Модульный принцип составления программ и метод декомпозиции

48. Этапы разработки блок – схемы алгоритма программного модуля

49. Отладка аппаратных средств микропроцессорных систем. Уровни, этапы, средства отладки

50. Отладка программного обеспечения микропроцессорных систем. Уровни, этапы, средства отладки

51. Понятие о цифровых сигнальных процессорах. Области применения, особенности архитектуры.

52. Способы повышения быстродействия микропроцессоров

Оставить комментарий